引脚定义#
K210 使用精心设计的引脚布局,确保信号都在BGA外圈,以方便PCB工程师进行扇出与布线,提升电气性能,降低设计难度。
由于K210包含多种电源域的IO信号,并且不同电源域可能会有不同的电压,以下将会对使用的电源域进行列表说明:
电源域组 |
电源域 |
支持电压(V) |
互联特性 |
电源名称 |
|---|---|---|---|---|
A |
0 |
3.3或1.8 |
组内互联,组间独立 |
|
A |
1 |
3.3或1.8 |
组内互联,组间独立 |
|
A |
2 |
3.3或1.8 |
组内互联,组间独立 |
|
B |
3 |
3.3或1.8 |
组内互联,组间独立 |
|
B |
4 |
3.3或1.8 |
组内互联,组间独立 |
|
B |
5 |
3.3或1.8 |
组内互联,组间独立 |
|
C |
6 |
3.3或1.8 |
组内互联,组间独立 |
|
C |
7 |
3.3或1.8 |
组内互联,组间独立 |
|
低压IO |
低压IO |
1.8 |
无特殊要求 |
|
OTP |
OTP |
1.8 |
无特殊要求 |
|
PLL |
PLL |
0.9 |
无特殊要求 |
|
数字核心 |
数字核心 |
0.9 |
无特殊要求 |
引脚布局#
芯片的引脚定义如上图(顶视图,锡球朝向下方)。 该芯片使用BGA144封装,正方形,每一边有12个引脚。芯片宽度为8mm,长度为8mm,高度为0.953mm.
引脚描述#
编号 |
名称 |
类型 |
功能 |
复位后初始状态 |
|---|---|---|---|---|
A1 |
IO_37 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
A2 |
IO_36 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
A3 |
IO_35 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
A4 |
IO_33 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
A5 |
IO_31 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
A6 |
IO_29 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
A7 |
IO_27 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
A8 |
IO_25 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
A9 |
IO_23 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
A10 |
IO_21 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
A11 |
IO_19 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
A12 |
IO_17 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
B1 |
IO_39 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
B2 |
IO_38 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
B3 |
IO_34 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
B4 |
IO_32 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
B5 |
IO_30 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域5,组B) |
|
B6 |
IO_28 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
B7 |
IO_26 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
B8 |
IO_24 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域4,组B) |
|
B9 |
IO_22 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
B10 |
IO_20 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
B11 |
IO_18 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域3,组B) |
|
B12 |
IO_16 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
C1 |
IO_41 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
C2 |
IO_40 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域6,组C) |
|
C3 |
VSS |
S |
接地 |
|
C4 |
VSS |
S |
接地 |
|
C5 |
VDDIO5B |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域5,组B) |
|
C6 |
VSS |
S |
接地 |
|
C7 |
VDDIO4B |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域4,组B) |
|
C8 |
VDDIO3B |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域3,组B) |
|
C9 |
VSS |
S |
接地 |
|
C10 |
VSS |
S |
接地 |
|
C11 |
IO_14 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
C12 |
IO_15 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
D1 |
IO_43 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
D2 |
IO_42 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
D3 |
VDDIO6C |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域6,组C) |
|
D4 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
D5 |
VSS |
S |
接地 |
|
D6 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
D7 |
VSS |
S |
接地 |
|
D8 |
VSS |
S |
接地 |
|
D9 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
D10 |
VDDIO2A |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域2,组A) |
|
D11 |
IO_12 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
D12 |
IO_13 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域2,组A) |
|
E1 |
IO_45 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
E2 |
IO_44 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
E3 |
VSS |
S |
接地 |
|
E4 |
VSS |
S |
接地 |
|
E5 |
VSS |
S |
接地 |
|
E6 |
VSS |
S |
接地 |
|
E7 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
E8 |
VSS |
S |
接地 |
|
E9 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
E10 |
VSS |
S |
接地 |
|
E11 |
IO_10 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
E12 |
IO_11 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
F1 |
IO_47 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
F2 |
IO_46 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域7,组C) |
|
F3 |
VDDIO7C |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域7,组C) |
|
F4 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
F5 |
VSS |
S |
接地 |
|
F6 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
F7 |
VSS |
S |
接地 |
|
F8 |
VSS |
S |
接地 |
|
F9 |
VSS |
S |
接地 |
|
F10 |
VSS |
S |
接地 |
|
F11 |
IO_8 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
F12 |
IO_9 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
G1 |
F_D1 |
I/O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
G2 |
F_CS |
O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
G3 |
VSS |
S |
接地 |
|
G4 |
VSS |
S |
接地 |
|
G5 |
VSS |
S |
接地 |
|
G6 |
VSS |
S |
接地 |
|
G7 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
G8 |
VSS |
S |
接地 |
|
G9 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
G10 |
VDDIO1A |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域1,组A) |
|
G11 |
IO_6 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
G12 |
IO_7 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域1,组A) |
|
H1 |
F_D2 |
I/O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
H2 |
VSS |
S |
接地 |
|
H3 |
VDDIO18 |
S |
1.8V电源,为低压GPIO供电 |
|
H4 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
H5 |
VSS |
S |
接地 |
|
H6 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
H7 |
VSS |
S |
接地 |
|
H8 |
VSS |
S |
接地 |
|
H9 |
VSS |
S |
接地 |
|
H10 |
VDDIO0A |
S |
3.3V/1.8V电源,为FPIOA多功能IO供电(电源域0,组A) |
|
H11 |
IO_4 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
H12 |
IO_5 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
J1 |
F_D0 |
I/O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
J2 |
VSS |
S |
接地 |
|
J3 |
VDDOTP |
S |
1.8V电源,为一次性可编程存储器(OTP)供电 |
|
J4 |
VSS |
S |
接地 |
|
J5 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
J6 |
VSS |
S |
接地 |
|
J7 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
J8 |
VSS |
S |
接地 |
|
J9 |
VDD |
S |
0.9V电源,为芯片数字核心供电 |
|
J10 |
VSS |
S |
接地 |
|
J11 |
IO_2 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
J12 |
IO_3 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
K1 |
F_CLK |
O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
K2 |
VSS |
S |
接地 |
|
K3 |
VSS |
S |
接地 |
|
K4 |
VSSPLL |
S |
接模拟地,锁相环(PLL)使用,噪声敏感 |
|
K5 |
VSS |
S |
接地 |
|
K6 |
VDDIO18 |
S |
1.8V电源,为低压GPIO供电 |
|
K7 |
VSS |
S |
接地 |
|
K8 |
VDDIO18 |
S |
1.8V电源,为低压GPIO供电 |
|
K9 |
VSS |
S |
接地 |
|
K10 |
VSS |
S |
接地 |
|
K11 |
IO_0 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
K12 |
IO_1 |
I/O |
可编程IO阵列(FPIOA)的多功能IO(电源域0,组A) |
|
L1 |
F_D3 |
I/O |
SPI专用GPIO(支持电平为1.8V,不可切换) |
|
L2 |
VSS |
S |
接地 |
|
L3 |
OSC_CLK |
O |
有源振荡器输出,时钟来源于外部晶体振荡器 |
|
L4 |
VDDPLL |
S |
0.9V模拟电源,为锁相环(PLL)供电 |
|
L5 |
SPI0_D7 |
O |
输出专用引脚,用于SPI0 D7输出 |
|
L6 |
SPI0_D6 |
O |
输出专用引脚,用于SPI0 D6输出 |
|
L7 |
SPI0_D5 |
O |
输出专用引脚,用于SPI0 D5输出 |
|
L8 |
SPI0_D4 |
O |
输出专用引脚,用于SPI0 D4输出 |
|
L9 |
SPI0_D3 |
O |
输出专用引脚,用于SPI0 D3输出 |
|
L10 |
SPI0_D2 |
O |
输出专用引脚,用于SPI0 D2输出 |
|
L11 |
SPI0_D1 |
O |
输出专用引脚,用于SPI0 D1输出 |
|
L12 |
SPI0_D0 |
O |
输出专用引脚,用于SPI0 D0输出 |
|
M1 |
RESET |
I |
系统复位引脚,低电平复位 |
|
M2 |
CLK |
I |
系统时钟输入 |
|
M3 |
XTAL_OUT |
O |
无源晶体振荡器输出脚。非失效安全,禁止灌入有源信号 |
|
M4 |
XTAL_IN |
I |
无源晶体振荡器输入脚。非失效安全,禁止灌入有源信号 |
|
M5 |
DVP_D7 |
I |
输入专用引脚,用于DVP D7输入 |
|
M6 |
DVP_D6 |
I |
输入专用引脚,用于DVP D6输入 |
|
M7 |
DVP_D5 |
I |
输入专用引脚,用于DVP D5输入 |
|
M8 |
DVP_D4 |
I |
输入专用引脚,用于DVP D4输入 |
|
M9 |
DVP_D3 |
I |
输入专用引脚,用于DVP D3输入 |
|
M10 |
DVP_D2 |
I |
输入专用引脚,用于DVP D2输入 |
|
M11 |
DVP_D1 |
I |
输入专用引脚,用于DVP D1输入 |
|
M12 |
DVP_D0 |
I |
输入专用引脚,用于DVP D0输入 |
含义说明表:
标识 |
含义 |
|---|---|
(FLOAT*) |
|
I |
|
O |
|
I/O |
|
S |
电源分配#
电源域 |
电源名称 |
额定电压(V) |
最大电流(mA) |
|---|---|---|---|
I/O 3.3V/1.8V |
VDDIO0A |
3.3或1.8V [1] |
|
I/O 3.3V/1.8V |
VDDIO1A |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO2A |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO3B |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO4B |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO5B |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO6C |
3.3或1.8V |
|
I/O 3.3V/1.8V |
VDDIO7C |
3.3或1.8V |
|
I/O 1.8V |
VDDIO18 |
1.8 |
|
OTP 1.8V |
VDDOTP |
1.8 |
|
Core 0.9V |
VDD |
0.9 |
|
SoC |
VSS |
0 |
|
PLL 0.9V |
VDDPLL |
0.9 |
|
PLL |
VSSPLL |
0 |
复位电路#
复位电路建议采用1.8V输出的MCU专用电源监控芯片,在上电、断电和欠压条件下保证稳定复位。
特殊引脚#
IO_16用于boot模式选择,上电复位时,拉高进入FLASH启动,拉低进入ISP模式。复位后,IO_0、IO_1、IO_2、IO_3为JTAG引脚。IO_4、IO_5为ISP引脚。